滤波器;切断电磁干扰沿信号线或电源线传播的路径;与屏蔽共同够成完善的电磁干扰防护;无论是抑制干扰源、消除耦合或提高接收电路的抗能力;都可以采用滤波技术。针对不同的干扰;应采取不同的抑制技术;由简单的线路清理;至单个元件的干扰抑制器、滤波器和变压器;再至比较复杂的稳压器和净化电源;以及价格昂贵而性能完善的不间断电源;下面分别作简要叙述。
属瞬变干扰抑制器的有气体放电管、金属氧化物压敏电阻、硅瞬变吸收二极管和固体放电管等多种。其中金属氧化物压敏电阻和硅瞬变吸收二极管的工作有点象普通的稳压管;是箝位型的干扰吸收器件;而气体放电管和固体放电管是能量转移型干扰吸收器件(以气体放电管为例;当出现在放电管两端的电压超过放电管的着火电压时;管内的气体发生电离;在两电极间产生电弧。由于电弧的压降很低;使大部分瞬变能量得以转移;从而保护设备免遭瞬变电压破坏)。瞬变干扰抑制器与被保护设备并联使用。
气体放电管也称避雷管;目前常用于程控交换机上。避雷管具有很强的浪涌吸收能力;很高的绝缘电阻和很小的寄生电容;对正常工作的设备不会带来任何有害影响。但它对浪涌的起弧响应;与对直流电压的起弧响应之间存在很大差异。例如90V气体放电管对直流的起弧电压就是90V;而对5kV/μs的浪涌起弧电压最大值可能达到1000V。这表明气体放电管对浪涌电压的响应速度较低。故它比较适合作为线路和设备的一次保护。此外;气体放电管的电压档次很少。
压敏电阻是目前广泛应用的瞬变干扰吸收器件。描述压敏电阻性能的主要参数是压敏电阻的标称电压和通流容量即浪涌电流吸收能力。前者是使用者经常易弄混淆的一个参数。压敏电阻标称电压是指在恒流条件下(外径为7mm以下的压敏电阻取0。1mA;7mm以上的取1mA)出现在压敏电阻两端的电压降。由于压敏电阻有较大的动态电阻;在规定形状的冲击电流下(通常是8/20μs的标准冲击电流)出现在压敏电阻两端的电压(亦称是最大限制电压)大约是压敏电阻标称电压的1。8~2倍(此值也称残压比)。这就要求使用者在选择压敏电阻时事先有所估计;对确有可能遇到较大冲击电流的场合;应选择使用外形尺寸较大的器件(压敏电阻的电流吸收能力正比于器件的通流面积;耐受电压正比于器件厚度;而吸收能量正比于器件体积)。使用压敏电阻要注意它的固有电容。根据外形尺寸和标称电压的不同;电容量在数千至数百pF之间;这意味着压敏电阻不适宜在高频场合下使用;比较适合于在工频场合;如作为晶闸管和电源进线处作保护用。特别要注意的是;压敏电阻对瞬变干扰吸收时的高速性能(达ns)级;故安装压敏电阻必须注意其引线的感抗作用;过长的引线会引入由于引线电感产生的感应电压(在示波器上;感应电压呈尖刺状)。引线越长;感应电压也越大。为取得满意的干扰抑制效果;应尽量缩短其引线。关于压敏电阻的电压选择;要考虑被保护线路可能有的电压波动(一般取1。2~1。4倍)。如果是交流电路;还要注意电压有效值与峰值之间的关系。所以对 220V线路;所选压敏电阻的标称电压应当是220×1。4×1。4≈430V。此外;就压敏电阻的电流吸收能力来说;1kA(对8/20μs的电流波)用在晶闸管保护上;3kA用在电器设备的浪涌吸收上;5kA用在雷击及电子设备的过压吸收上;10kA用在雷击保护上。压敏电阻的电压档次较多;适合作设备的一次或二次保护。
七、PCB使用技巧
1、元器件标号自动产生或已有的元器件标号取消重来
2、单面板设置:
3、自动布线前设定好电源线加粗
4、PCB封装更新;只要在原封装上右键弹出窗口内的footprint改为新的封装号
5、100mil=2。54mm;1mil=1/1000英寸
7、定位孔的放置
8、设置图纸参数
10、元件旋转:
X键:使元件左右对调(水平面); Y键:使元件上下对调(垂直面)
11、元件属性:
12、生成元件列表(即元器件清单)Reports|Bill of Material
13、原理图电气法则测试(Electrical Rules Check)即ERC
Tools工具|ERC…电气规则检查
Multiple net names on net:检测“同一网络命名多个网络名称”的错误
Unconnected net labels:“未实际连接的网络标号”的警告性检查
Unconnected power objects:“未实际连接的电源图件”的警告性检查
Duplicate sheet mnmbets:检测“电路图编号重号”
Duplicate ponent designator:“元件编号重号”
bus label format errors:“总线标号格式错误”
Floating input pins:“输入引脚浮接”
Suppress warnings:“检测项将忽略所有的警告性检测项;不会显示具有警告性错误的测试报告”
Create report file:“执行完测试后程序是否自动将测试结果存在报告文件中”
Add error markers:是否会自动在错误位置放置错误符号
15、PCB布线的原则如下
16、工作层面类型说明
布线工程师谈PCB设计
作者:本站 来源:本站整理 发布时间:2006…3…2 11:56:27 发布人:51c51
减小字体 增大字体
PCB布线技术…一个布线工程师谈PCB设计的经验!
LBSALE'10'LBSALE
今天刚到这里注册;看到不少弟兄的帖子;感觉没有对PCB有一个系统的、合理的设计流程。就随便写点;请高手指教。
一般PCB基本设计流程如下:前期准备…》PCB结构设计…》PCB布局…》布线…》布线优化和丝印…》网络和DRC检查和结构检查…》制版。
第一:前期准备。这包括准备元件库和原理图。“工欲善其事;必先利其器”;要做出一块好的板子;除了要设计好原理之外;还要画得好。在进行PCB设计之前;首先要准备好原理图SCH的元件库和PCB的元件库。元件库可以用peotel 自带的库;但一般情况下很难找到合适的;最好是自己根据所选器件的标准尺寸资料自己做元件库。原则上先做PCB的元件库;再做SCH的元件库。PCB的元件库要求较高;它直接影响板子的安装;SCH的元件库要求相对比较松;只要注意定义好管脚属性和与PCB元件的对应关系就行。PS:注意标准库中的隐藏管脚。之后就是原理图的设计;做好后就准备开始做PCB设计了。
第二:PCB结构设计。这一步根据已经确定的电路板尺寸和各项机械定位;在PCB 设计环境下绘制PCB板面;并按定位要求放置所需的接插件、按键/开关、螺丝孔、装配孔等等。并充分考虑和确定布线区域和非布线区域(如螺丝孔周围多大范围属于非布线区域)。
第三:PCB布局。布局说白了就是在板子上放器件。这时如果前面讲到的准备工作都做好的话;就可以在原理图上生成网络表(Design…》 Create Netlist);之后在PCB图上导入网络表(Design…》Load Nets)。就看见器件哗啦啦的全堆上去了;各管脚之间还有飞线提示连接。然后就可以对器件布局了。一般布局按如下原则进行:
①. 按电气性能合理分区;一般分为:数字电路区(即怕干扰、又产生干扰)、模拟电路区(怕干扰)、功率驱动区(干扰源);
②. 完成同一功能的电路;应尽量靠近放置;并调整各元器件以保证连线最为简洁;同时;调整各功能块间的相对位置使功能块间的连线最简洁;
③. 对于质量大的元器件应考虑安装位置和安装强度;发热元件应与温度敏感元件分开放置;必要时还应考虑热对流措施;
④. I/O驱动器件尽量靠近印刷板的边、靠近引出接插件;
⑤. 时钟产生器(如:晶振或钟振)要尽量靠近用到该时钟的器件;
⑥. 在每个集成电路的电源输入脚和地之间;需加一个去耦电容(一般采用高频性能好的独石电容);电路板空间较密时;也可在几个集成电路周围加一个钽电容。
⑦. 继电器线圈处要加放电二极管(1N4148即可);
⑧. 布局要求要均衡;疏密有序;不能头重脚轻或一头沉
——需要特别注意;在放置元器件时;一定要考虑元器件的实际尺寸大小(所占面积和高度)、元器件之间的相对位置;以保证电路板的电气性能和生产安装的可行性和便利性同时;应该在保证上面原则能够体现的前提下;适当修改器件的摆放;使之整齐美观;如同样的器件要摆放整齐、方向一致;不能摆得“错落有致” 。
这个步骤关系到板子整体形象和下一步布线的难易程度;所以一点要花大力气去考虑。布局时;对不太肯定的地方可以先作初步布线;充分考虑。
第四:布线。布线是整个PCB设计中最重要的工序。这将直接影响着PCB板的性能好坏。在PCB的设计过程中;布线一般有这么三种境界的划分:首先是布通;这时PCB设计时的最基本的要求。如果线路都没布通;搞得到处是飞线;那将是一块不合格的板子;可以说还没入门。其次是电器性能的满足。这是衡量一块印刷电路板是否合格的标准。这是在布通之后;认真调整布线;使其能达到最佳的电器性能。接着是美观。假如你的布线布通了;也没有什么影响电器性能的地方;但是一眼看过去杂乱无章的;加上五彩缤纷、花花绿绿的;那就算你的电器性能怎么好;在别人眼里还是垃圾一块。这样给测试和维修带来极大的不便。布线要整齐划一;不能纵横交错毫无章法。这些都要在保证电器性能和满足其他个别要求的情况下实现;否则就是舍本逐末了。布线时主要按以下原则进行:
①.一般情况下;首先应对电源线和地线进行布线;以保证电路板的电气性能。在条件允许的范围内;尽量加宽电源、地线宽度;最好是地线比电源线宽;它们的关系是:地线》电源线》信号线;通常信号线宽为:0。2~0。3mm;最细宽度可达0。05~0。07mm;电源线一般为1。2~2。5mm。对数字电路的 PCB可用宽的地导线组成一个回路; 即构成一个地网来使用(模拟电路的地则不能这样使用)
②. 预先对要求比较严格的线(如高频线)进行布线;输入端与输出端的边线应避免相邻平行;以免产生反射干扰。必要时应加地线隔离;两相邻层的布线要互相垂直;平行容易产生寄生耦合。
③. 振荡器外壳接地;时钟线要尽量短;且不能引得到处都是。时钟振荡电路下面、特殊高速逻辑电路部分要加大地的面积;而不应该走其它信号线;以使周围电场趋近于零;
④. 尽可能采用45o的折线布线;不可使用90o折线;以减小高频信号的辐射;(要求高的线还要用双弧线)
⑤. 任何信号线都不要形成环路;如不可避免;环路应尽量小;信号线的过孔要尽量少;
⑥. 关键的线尽量短而粗;并在两边加上保护地。
⑦. 通过扁平电缆传送敏感信号和噪声场带信号时;要用“地线…信号…地线”的方式引出。
⑧. 关键信号应预留测试点;以方便生产和维修检测用
⑨.原理图布线完成后;应对布线进行优化;同时;经初步网络检查和DRC检查无误后;对未布线区域进行地线填充;用大面积铜层作地线用;在印制板上把没被用上的地方都与地相连接作为地线用。或是做成多层板;电源;地线各占用一层。
——PCB布线工艺要求
①. 线
一般